Bücher Wenner
Wer wird Cosplay Millionär?
29.11.2024 um 19:30 Uhr
Programmierbarer Logikblock mit SRAM und CNFET-Technologie
-Implementierung und Entwurf eines Microstrip Planar Array
von Shashi Kant Dargar, Mohammad Sabir, Abha Dargar
Verlag: Verlag Unser Wissen
Hardcover
ISBN: 9786206474197
Erschienen am 21.09.2023
Sprache: Deutsch
Format: 220 mm [H] x 150 mm [B] x 7 mm [T]
Gewicht: 173 Gramm
Umfang: 104 Seiten

Preis: 68,90 €
keine Versandkosten (Inland)


Dieser Titel wird erst bei Bestellung gedruckt. Eintreffen bei uns daher ca. am 21. November.

Der Versand innerhalb der Stadt erfolgt in Regel am gleichen Tag.
Der Versand nach außerhalb dauert mit Post/DHL meistens 1-2 Tage.

68,90 €
merken
klimaneutral
Der Verlag produziert nach eigener Angabe noch nicht klimaneutral bzw. kompensiert die CO2-Emissionen aus der Produktion nicht. Daher übernehmen wir diese Kompensation durch finanzielle Förderung entsprechender Projekte. Mehr Details finden Sie in unserer Klimabilanz.
Klappentext
Biografische Anmerkung

FPGA steht für Field Programmable Gate Array. Die Strukturen, die auf FPGAs laufen, werden größtenteils mit Hilfe von Programmiersprachen wie z. B. VHDL und Verilog erstellt. Wie der Name schon sagt, ist das FPGA feldprogrammierbar. Planare Arrays haben Komponenten, die auf einer Ebene angebracht sind. Microstrip-Patch-Arrays sind flexibel, da sie verwendet werden können, um ein notwendiges Beispiel einzubauen, das mit einer einzelnen Komponente nicht erreicht werden kann. Einzelne Komponenten können entlang einer rechteckigen Matrix angeordnet werden, um ein planares Array für eine bessere Kontrolle der Wellenform und Position im Raum zu bilden. Das Empfangsgerät liefert eine Reichweite nahe der geplanten Arbeitsreichweite mit einer angemessenen Richtwirkung und Verstärkung. In dem Moment, in dem die Funkleitungsstruktur fest verteilt ist, verbessert sich das Ankunftsunglück in der E-Ebene. Die Auswirkungen von Oberflächenwellen und gemeinsamer Kopplung können durch Verbesserung der Trennung zwischen den Komponenten in beiden Ebenen begrenzt werden. Es hat sich gezeigt, dass mit der zunehmenden Aufteilung des Arrays die Zugabe des Funkdrahtes grundlegend verringert wird.



Dr. Shashi Kant Dargar verfügt über Forschungserfahrung in den Bereichen Simulation und Herstellung von Dünnschichtbauelementen, Design und Analyse von Dünnschichttransistoren für Display- und RFID-Anwendungen und hat mehr als 55 Forschungsbeiträge in referierten Fachzeitschriften, internationalen Konferenzen und Buchkapiteln verfasst.